W
woodrave
Guest
Olá,
para um projecto escolar, temos de conceber um OpAmp de um capacitor ligado-integrador.O objetivo é desenhar o OpAmp para o primeiro integrador (ver foto), com as seguintes restrições:
-relógio freqüência: 50 MHz
-3.3V
-Escolha VCM e VCM, em tão boa quanto possível
Não
estou procurando por alguém que me dá um circuito acabados, mas sim para algumas instruções sobre como iniciar.
Eu já fiz algumas pesquisas e descobrimos que seu GBWP deve ser, no mínimo, 10 vezes fclock,
de modo que seria 500 MHz aqui.Será que uma boa escolha?
Para a tensão CVM, em, eu suspeito que ele seja tão baixo quanto possível.Dependendo do circuito isto seria algo como 2 * Vdsat.E para VCM: metade da tensão VDD: 1,65 V. Isto permite um máximo de swing.
Além disso, não
tenho a certeza que a capacidade de carga é para o primeiro integrador.Eu calculado 4,5 pF, mas não
tenho certeza do que isso.
E para a topologia,
sugiro que seria bom para usar uma OTA, uma vez que a carga está completamente capacitivo.Mas eu provavelmente necessitará uma segunda etapa para obter um bom ganho ...
Pode alguém dizer-me se eu
estou pensando no bom sentido aqui, ou é tudo isto completamente errado?
felicidades,
Bert
Desculpe, mas você precisa de login para ver esta penhora
para um projecto escolar, temos de conceber um OpAmp de um capacitor ligado-integrador.O objetivo é desenhar o OpAmp para o primeiro integrador (ver foto), com as seguintes restrições:
-relógio freqüência: 50 MHz
-3.3V
-Escolha VCM e VCM, em tão boa quanto possível
Não
estou procurando por alguém que me dá um circuito acabados, mas sim para algumas instruções sobre como iniciar.
Eu já fiz algumas pesquisas e descobrimos que seu GBWP deve ser, no mínimo, 10 vezes fclock,
de modo que seria 500 MHz aqui.Será que uma boa escolha?
Para a tensão CVM, em, eu suspeito que ele seja tão baixo quanto possível.Dependendo do circuito isto seria algo como 2 * Vdsat.E para VCM: metade da tensão VDD: 1,65 V. Isto permite um máximo de swing.
Além disso, não
tenho a certeza que a capacidade de carga é para o primeiro integrador.Eu calculado 4,5 pF, mas não
tenho certeza do que isso.
E para a topologia,
sugiro que seria bom para usar uma OTA, uma vez que a carga está completamente capacitivo.Mas eu provavelmente necessitará uma segunda etapa para obter um bom ganho ...
Pode alguém dizer-me se eu
estou pensando no bom sentido aqui, ou é tudo isto completamente errado?
felicidades,
Bert
Desculpe, mas você precisa de login para ver esta penhora