SC-problema CMFB

L

ljy4468

Guest
oi cada corpo ~
Eu projetei opamp totalmente diferencial com circuito CMFB sc.
e simulá-lo .....
Mas o problema ocorrer.
Parece que a saída é comum direita ...
onda de saída, mas é assim

o relógio é que não se sobrepõem, e tamanho PAC é 400F 600F.
Ea variação no tamanho cap .. não é inútil ~
me ajude

obrigado

 
Eu resolvi esse problema.
Eu redução do valor do capacitor (25F, 10F)
então, funcionam bem

Mas, na simulação de canto (ss ff,)
varrer ac ...
Av. é muito baixa e comum de saída é muito alta ou muito baixa. (HSPICE arquivo de saída) (por exemplo, alguns mos está na região linear)

Mas Na simulação transitória (10mV de entrada sinusoidal), onda de saída é quase exatamente o mesmo com TT (típico típico de simulação).(amplificação mesmo, a saída correta centímetros)
E parece que funciona bem

Como posso interpretá-lo?
Poderia eu acho que o meu circuito funcionar bem?

Acho que tem tempero de dados antes do meu circuito é estável.
(claro, meu amplificador não funciona em 3 ~ 4 primeiro ciclo de relógio)

Alguém me ajude por favor
obrigado

 
O VCC?

Parece que o balanço da saída de dois é grande.
Tente um pequeno balanço de saída.

 
você não pode trabalhar com a tampa da ordem de 25F e 10F se você considerar o efeito parasita durante o layout.

 
yeah, 25F e 10 F capacitor é muito smalle a ser alcançado com precisão, mesmo em tecnologia GaAs.
Portanto, ao escolher on-chip elementos passivos,
primeiro você deve verificar se eles podem ser realmente fablicated

 
você verificar o reducton ganho do amplificador com carga efeito do CMFB sc.Superior tampa menor será a resistência e menor será o ganho do OP.
Clk freqecy O que você está usando para CMFB sc.

 

Welcome to EDABoard.com

Sponsor

Back
Top