projeto de um OP (fase 2)

D

dav EHS

Guest
oi
alguém pode me ajudar como criar esse projeto?PASSO A PASSO POR FAVOR
Eu deveria usar HSPICE

1.Obter os recursos abaixo do menor no consumo de energia possível, FF e cantos de SS 0.35um CMOS.

2.Viés circuitos Design

3.Design CMFB boa mudança para dois nós de alta impedância de OTA

Características alvo do projeto são:
Vdd = 1,8 V
DC ganho> 80 dB
Settling time (0,01%) <10 ns
Swing de saída, v = 1,4 Vpp
Slew Rate> 500V/us
Margem de fase de 75
Cload = 5PF

O esquema do desenho e da Biblioteca do HSPICE é mostrado no arquivo.

 

Welcome to EDABoard.com

Sponsor

Back
Top