procurando alguém para discutir sobre o OpenRisc1000

A

Ansunamu

Guest
Alguém que já experimentaram o OR1K de opencore?Se você fizer isso, você pode compartilhar a experiência de todos nós

 
Eu gostaria de ouvir experiências sobre Abrir RISC 1000 Core também!
Recentemente eu falei / perguntou aqui sobre @ ltera n1os e x1linx M1croblaze mas eu esqueci
de referir que este núcleo parece muito promissor ..
É grátis, tem um trabalho livre toolchain (gcc, gdb etc.) E um sistema operativo livre
executando sobre ele (uCLinux).E há muita interessante aberta livre tarolos pronto
a ser interfaceado com ele (como ethernet núcleo que tem sido testado com ele ainda).
Vou tentar o mais rapidamente possível!

Se alguém tentou lhe responda

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Sorrir" border="0" />Greets,

sgrudu.

 
Que modelo é sutable FPGA para OpenRISC1000 incluindo alguns periféricos como USB Ethernet etc ......

Atualmente,
tenho VirtexE 1000.Preciso de uma ordem biger um

 
Estou interessante neste projeto.

Que uma parte do que você precisa para discutir?!

 
Talvez precisamos de uma ferramenta ou plateform que pode rapidamente integrar a OR1200 aberto com outros núcleos.
Então, nós podemos desenvolver um SoC rapidamente.<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Sorrir" border="0" />
 
Este núcleo tem pouca documentação, para começar, quando comparado com LEON2 ou outros.Assim, você tem de se preparar para experimentar e erro antes que você poderá segmentá-lo em sua plataforma.

Preferem Xess XCV800 mas penso que é a meta trival sobre qualquer Xilinx dispositivos com suficiente Lot.

ntxp

 
Precisa de um plateform para testar e verificar a OR1K e que o que eu quero fazer primeiro.Se todos nós podemos obter a plateform, podemos desenvolver a aplicação e modificar o núcleo para se conectar ao mundo real.

Alguém sabe sobre a forma de executar a simulação do OR1K.Porque eu não posso encontrar os respectivos imformation sobre como executar a simulação.Eu ainda não sei como configurar isso.

 
Parece que muitas pessoas não tinham tentado sobre OR1K.Vou tentar executar a simulação e fazer uma primeira bordo FPGA sem RTOS

E vocês?Você pretende fazer alguma coisa?

 
Sim, eu quero trabalhar com ela.Mas não
muito tempo agora.
Gostaria de aplicá-lo sobre a m * EMEC Sp (a) rtan-II 200 com placa ethernet e serial núcleo de abrir núcleos também ..
mas eu não teria que verificar se encaixar em um sp (a) rtan-II 200.
Vamos usar este tópico no fórum para manter contato sobre o progresso que fizermos

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Sorrir" border="0" />Tchau,

sgrudu.

 
Caros Amigos,
Sou um dos fundadores de um novo Open source HW / SW IP tarolos organização que tem uma forte relação com opencores.org e Damjan Lampret o Open deisgner RISC.O nosso projecto-piloto é um PDA que tenha o Open processador RISC como seu núcleo.Temos têm portado para o processador @ ltera.Quem estiver interessado em juntar-nos, por favor email mim ... Eu gostaria de construir uma comunidade de pessoas que são profissionais na nossa área.
My Yahoo Messenger ID é: mosalem2003

Meu email é: mosalem2003 (at) yahoo.com

Obrigado.esperando por vocês ..

Atenciosamente,
Mohamed Salem
Senior Hardware Design Engineer

 

Welcome to EDABoard.com

Sponsor

Back
Top