problema clocking - componente especial para conduzir as linhas relógio?

P

Psyfusion

Guest
Oi!

Eu tenho que projetar um sistema com 3 cartões FPGA independente nela.Eu tenho que prestar relógio synchonous de uma fonte para todos os 3 cartões.A distância do oscilador para o FPGA-S é de cerca de 3-4 polegadas.Por favor me ajudem!Sugerir qualquer método para fazer isso!
A freqüência de clock é 50MHz.
Preciso de algum tipo de componente especial para conduzir as linhas de relógio?
Ou eu deveria ter uma fonte de relógio local e, de alguma sincronia.eles?Se sim como fazê-lo?

Por favor, ajuda, sua urgente!

Thanx!

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Muito feliz" border="0" />
 
Se você acha que poderia haver inclinação para os relógios na FPGA 3, então eu acho que usando algum sincronização como PLL poderia resolver o seu problema.

 
pls verificar o driver de relógio spec pra descobrir se o tipo de carregamento que pode conduzir.conceber a sua distribuição de relógio com cuidado.

via o relógio para a entrada de clock dedicado do FPGA.o bloco DCM dentro do FPGA permite compensar o inclina na placa PCB.

 

Welcome to EDABoard.com

Sponsor

Back
Top