pergunta sobre S / N da ADC

U

uladz55

Guest
Decorre boletim Analog Devices que S / (N + D) é 89dB para 16 bits ADC SAR AD7686. Como é possível?
 
O limite teórico é 6.02x16 1,76 = 98,08 dB. A ADC real sempre apresenta um valor mais baixo. Por que você está surpreso?
 
Oi, eu sei que esta fórmula. O que significa - menor valor? Projeto deve garantir a especificação para quaisquer casos. Então, S / N> = 98dB?
 
A diferença entre os dois valores é o D importantes no primeiro valor, o que significa distorção. Há, evidentemente, alguns não-linearidade significativa no conversor.
 
a fórmula é para SNR wirhout considerando o D -> distorção que é apenas ruído de quantização é considerado nessa equação SNR .. 98dB. Normalmente, o valor prático será menor. SNDR será ainda menor do SNR.
 
A fórmula que indiquei é a relação sinal-ruído de um ADC IDEAL, devido ao ruído de quantização. ADCs real têm, em cima disso, mais ruído (térmico, flicker ...) e também algumas distorções. Assim, a relação entre a potência do sinal ea potência de tudo o mais (+ ruído de quantização outras fontes de ruído + distorção) - SNDR é, naturalmente, menor. É até comum para definir um parâmetro chamado "número efetivo de Bits" (ENOB) como: ENOB = (SNDR-1,76) / 6,02, que basicamente diz que o número de bits que um ADC IDEAL teria, para ter a mesma SNDR ( em um ideal ADC SNR = SNDR). Neste caso, você tem ENOB = 14 bit. Este parâmetro dá uma boa indicação de quão longe o ADC real é a partir do caso ideal. Regards
 

Welcome to EDABoard.com

Sponsor

Back
Top