longa cauda par / diferencial diferenças de amplificadores

J

juz_ad

Guest
Tenho duas perguntas sobre o par diferencial transistor mostrado na foto acima: 1) Quando usado no modo diferencial com entrada single-ended (AC IN) e uma saída single-ended (AC OUT) existe alguma vantagem em utilizar a corrente espelho formado por Q6 e Q7 no esquema (B) - ou é apenas para melhorar de modo comum rejeição ao usar insumos de modo comum? 2) Quando usado no modo diferencial com entrada single-ended (AC IN) a maioria dos esquemas mostram a base de Q1 (ou Q5) para ser aterrados - existe alguma vantagem para este enviesamento para aprox. 0.6V para obtê-lo acima vbe conforme mostrado no diagrama (B)? Obrigado antecipadamente.
 
1. Diagrama A: Resistor R4 limita a produção atual. (Similar a limitações, conforme encontradas em uma classe típica Um amplificador.) Diagrama B substutes o transistor Q7 para um resistor. O transistor pode ser ligada para permitir maior fluxo de corrente na saída, e produzem oscilações mais amplas da tensão de saída. 2. No Diagrama A, a perna viés é automaticamente mais de 0,6 V acima da perna emissor. Esta é a entrada não-inversora. A mesma coisa com Diagrama B. A adição do divisor de resistência torna mais fácil para deslocar o componente de saída de CC cima e para baixo (dentro dos limites). Meu conhecimento é incompleto para esta mensagem pode necessitar de alguma correção.
 
Fig. Uma é a melhor maneira de viés a base de Q1 (e Q5). Na Fig. B a corrente de base irá causar uma queda de IR através de R6 e R9. A mudança de polarização DC será pequeno, mas pode ser importante. A queda pode ser compensada por colocação de uma resistência igual a R6 | | R9 em série com a base de Q9 e AC pol A maior preocupação em opamps reais seria o ruído das correntes de base. Circuito B terão ruído muito mais por causa dos resistores de base. O espelho no Circuito B duplica o ganho se comparado ao que você tinha apenas parcial com uma fonte de corrente. O ganho de circuito B é tipicamente muito mais do que Circuito A porque a impedância de saída dos PNPs é tipicamente muito mais do que rg R4
 

Welcome to EDABoard.com

Sponsor

Back
Top