FSK desmodulador com LM565, 2 perguntas sobre o circuito ...

H

hkBattousai

Guest
<img src="http://www.uoguelph.ca/~antoon/gadgets/pll/pllint.gif" border="0" alt=""/>
<img src="http://img233.imageshack.us/img233/4669/lm565sf3.jpg" border="0" alt=""/>Q1) 10K 10K pote é a combinação resistor externo calendário exigido pela própria CI que está ligado ao 8. Alfinete.Porque é que ligar o capacitor 0.001uF entre 7 e 8 pinos do IC?Qual é a importância deste capacitor, porque é necessária, o que aconteceria se nós não conectá-lo?

Q2) Por que nós usamos um, tão elevadas como, 3 ª ordem filtro passa-baixa, no 7. Pino de saída?Existem tantas ondulações lá?Ou não temos outra razão?Será uma primeira ordem LPF ser adequados em um teórico circuito se a freqüência diferença entre as duas frequências de entrada é perfeitamente "digital" (por exemplo,
a freqüência diferença seja 0Hz ou 100kHz o tempo todo)?

 
seminar.

Felizmente, um circuito interno completo IC é dado, de modo que você seja capaz de compreender o funcionamento LM565 em pormenor, por exemplo, para um seminário histórico IC.O 1 nF condensador, tanto quanto eu entendo, é uma espécie de loop filtro, alguns elementos deste tipo é mais provável necessários para operação regular.

Eu não compreendo a sua hipotética frequência digital diferença conceito.Um PLL demodulador FSK depende de monitoramento da freqüência de entrada, que envolvem também fase transitória diferenças.A freqüência de saída unfiltered irá mostrar algumas ondulações, então, e um filtro de primeira ordem dificilmente pode fornecer resposta rápida e sem modulação residuais, ao mesmo tempo.

 
FVM escreveu:

O 1 nF condensador, tanto quanto eu entendo, é uma espécie de loop filtro, alguns elementos deste tipo é mais provável necessários para operação regular.
 
Citação:

Mas, os momentos de transição, 7. Pino de saída pode ter altamente rippled níveis de tensão, por isso precisamos de um filtro de ordem superior para este caso pior.
Estou certo aqui?
 

Welcome to EDABoard.com

Sponsor

Back
Top