B
bbbb
Guest
Oi
Quando nós extraímos um circuito de diva e assura temos valores diferentes para resistores (resistências reais, e não parasitas), a diferença é de cerca de 10-15%.e, portanto, há um erro de LVS.Por exemplo:
Projetado layout (): 1K
extraídos por Diva: 1.09K
extraídos por Assura: 0.88K
Alguém já observou isso, e sabe por quê?
Quando nós extraímos um circuito de diva e assura temos valores diferentes para resistores (resistências reais, e não parasitas), a diferença é de cerca de 10-15%.e, portanto, há um erro de LVS.Por exemplo:
Projetado layout (): 1K
extraídos por Diva: 1.09K
extraídos por Assura: 0.88K
Alguém já observou isso, e sabe por quê?