S
swolf
Guest
Estou projetando uma comparação dinâmica, que é composto de um pré-amplificador e um trinco, ou seja, a figura em anexo.o sinal de entrada diferencial e é amostrado e subtrai Vthreshold com um circuito de capacitância swithed (omitidos na figura).
eu uso o processo é 0.18um, eo Vth0 parâmetro = 0,4.
a pergunta é:
É esta arquitetura adequada quando se está trabalhando sob 1.8V Fonte de alimentação?para alguns outros.são: VCM = 0.9V, Vref = 1,2, vref-= 0,6, ea tensão de limiar é de / -5/8Vref, / -3/8Vref, / -1/8Vref respectivamente.
na minha opinião, porque o em ou-pode ser tão baixa quanto 0.6V (ou mesmo inferior), ea tensão de modo comum de Moisés de entrada deve ser maior do que o valor do Vth 2 Vod, é difícil conceber o par.de Moisés para satisfazer essa.No entanto alguns papéis IEEE apenas utilizar esta arquitetura que também estão sob 1.8V fonte de alimentação.por quê?
alguém poderia me dar algumas dicas?
thank you in advance!
eu uso o processo é 0.18um, eo Vth0 parâmetro = 0,4.
a pergunta é:
É esta arquitetura adequada quando se está trabalhando sob 1.8V Fonte de alimentação?para alguns outros.são: VCM = 0.9V, Vref = 1,2, vref-= 0,6, ea tensão de limiar é de / -5/8Vref, / -3/8Vref, / -1/8Vref respectivamente.
na minha opinião, porque o em ou-pode ser tão baixa quanto 0.6V (ou mesmo inferior), ea tensão de modo comum de Moisés de entrada deve ser maior do que o valor do Vth 2 Vod, é difícil conceber o par.de Moisés para satisfazer essa.No entanto alguns papéis IEEE apenas utilizar esta arquitetura que também estão sob 1.8V fonte de alimentação.por quê?
alguém poderia me dar algumas dicas?
thank you in advance!