C
chibijia
Guest
Recentemente eu escrever um código que abraçar dois módulos de diminuir, comomodule segbcd(data,clk,rst,seg_out) where data is 8bits input ;clk,rst are 1bit input,seg_out is 8bits output,and
Módulo1
módulo segbcd (dados, CLK, RST, seg_out) onde a entrada de dados é 8bits; clk, rst são 1bit entrada, saída seg_out é 8bits, emodule counter(s,sc,sn,rst,clk,data_sn,data)
module2
contador de módulo (s, sc, sn, rst, clk, data_sn, dados)
onde s, sc, sn, rst, clk são 1bit entrada, data_sn é 8bits de entrada, saída de dados é de 8 bits;
eo CLK e RST pode ser o node.and comum a saída do module2 dados é a entrada de Module1 dados.
Alguém pode me dizer como escrever um testbench correto para este projeto!
Ajuda!
Módulo1
módulo segbcd (dados, CLK, RST, seg_out) onde a entrada de dados é 8bits; clk, rst são 1bit entrada, saída seg_out é 8bits, emodule counter(s,sc,sn,rst,clk,data_sn,data)
module2
contador de módulo (s, sc, sn, rst, clk, data_sn, dados)
onde s, sc, sn, rst, clk são 1bit entrada, data_sn é 8bits de entrada, saída de dados é de 8 bits;
eo CLK e RST pode ser o node.and comum a saída do module2 dados é a entrada de Module1 dados.
Alguém pode me dizer como escrever um testbench correto para este projeto!
Ajuda!