Como diminuir de frequência a partir de 3 kHz a 2,7 kHz? (Digital)

H

Hello_world.

Guest
oi cara. eu tenho algum problema. Eu quero diminuir de frequência a partir de 3 KHz a 2,7 KHz. Quem pode ajudar ou me sugerir? Obrigado.
 
u poderia dar mais detalhes é um sinal analógico ou sinal digital?
 
Eu quero saber em melhor digital. mas não deve ser usado DCM em FPGA. Obrigado. [Size = 2] [color = # 999999] Adicionado após 8 minutos: [/color] [/size] no meu sinal de uso de circuitos digitais. Eu vou fazer HDD controle rpm por TDA5142T usar dirigir HDD moter e usar rpm controle CPLD. agora, quando HDD girar em torno de 5000 rpm terá TDA5142T freqüência de cerca de 3KHz mas eu quero usar apenas 2,7 kHz. Obrigado.
 
Não tenho certeza, mas se você usar PLL com contador / 9 no circuito VCO você vai ter para a entrada de 3kHz 27kHz a partir da saída VCO Dividindo a 27kHz com contador de década lhe dará saída de 2.7Khz
 

Welcome to EDABoard.com

Sponsor

Back
Top