cálculo do PLL fractional-N sigma-delta

N

niklas.zhu

Guest
assume fractional-N PLL usando sigma-delta arquitetura de MASH 1-1-1 e é por GSM aplicação (canal de largura de banda de 200kHz) desde MASH 1-1-1 saída de -4 a 3, o número inteiro é dividido C, e a freqüência de saída do VCO é Fout (assumir Fout é 960MHz) é (Fout / (C-4) - Fout / (C 3)) / C o desvio de frequência de saída VCO? desde a mudança de freqüência deve menos de 200kHz * x (x
 
Por favor, use uma notação matemática um pouco: Se o Mash gerar o intervalo de número {3} -4 ... (3bit assinado) eo divisor é modulada com que a produção por {C-4 ... 3} C a freqüência de saída é FOUT = FREF * {C-4 ... 3 C} = {FREF * (C-4) ... FREF * (C +3)} O advanatge é que o total de 8 números poderia se aproximar de uma distribuição gaussian . Então esporas poderia ser muito baixa.
 

Welcome to EDABoard.com

Sponsor

Back
Top