Buck conversor DC / DC 's problema

S

Sorata

Guest
HI, todos os
Estou implementando um dinheirinho DC / DC conversor, tensão-mode.A onda de Vout deve agir como Figura 1 (em Matlab modelo).mas em minha implementação do circuito, o Vout começa com alta tensão, em seguida, oscila como mostra a Figura 2 (por circuito de implementação).
qualquer instrução é bem-vinda, obrigado!

adicionar condições: a entrada é 5V de tensão DC, eu quero começar 1.2V vout.Eu o circuito simulado com nenhuma corrente de carga.ea tensão de realimentação é dimensionada para 0.8V para a entrada negativa do amplificador de erro_O sinal rampa é mostrada na Fig. 2 (rampa /).br,

Figura 1<img src="http://images.elektroda.net/60_1166763387.jpg" border="0" alt="Buck dc/dc converter 's problem" title="Buck conversor DC / DC 's problema"/>Figura 2<img src="http://images.elektroda.net/11_1166763497.JPG" border="0" alt="Buck dc/dc converter 's problem" title="Buck conversor DC / DC 's problema"/>Last edited by Sorata em 23 Dez 2006 4:02, editado 2 vezes no total

 
Estou confuso, não vejo superação ou oscilação em fig2 (Cadence ambiente de design analógico) são estas ondas seu capturados de seu cct fisicamente implementado?Olham simulada, não vejo uma ondulação de ligar sua entrada / saída (v / out).

I f você falar sobre uma superação na partida, ou durante uma linha transitória isso é normal.No circuito de controlo irá responder instantaneamente (linha / transientes de carga), se você encontrar uma maneira de fazer isso é patente a sua rica.Para iniciar a superação olhar em CCT's soft start.

 
Penso que a solução inicial para a simulação de transitórios DC correspondem a p-switch inicial fechado.Tentar definir sinais de entrada para o inicialmente fechado n-switch.
Na cadência u pode fazer simulação DC com poupança ponto de operação DC, a condição de operação anotar e tensão nó assim u pode encontrar onde está a condição de errado que o circuito.

 
Qual é a sua entrada, saída e condições de carga?Parece que a COMPENSAÇÃO do seu circuito não é bom.

E qual é o seu sinal de rampa?gerador de onda dente de serra para o ciclo de trabalho

 
max0412 escreveu:

Estou confuso, não vejo superação ou oscilação em fig2 (Cadence ambiente de design analógico) são estas ondas seu capturados de seu cct fisicamente implementado?
Olham simulada, não vejo uma ondulação de ligar sua entrada / saída (v / out).I f você falar sobre uma superação na partida, ou durante uma linha transitória isso é normal.
No circuito de controlo irá responder instantaneamente (linha / transientes de carga), se você encontrar uma maneira de fazer isso é patente a sua rica.
Para iniciar a superação olhar em CCT's soft start.
 
1.em Matlab switch ur está com a lógica "1", e fora com a lógica de "0".
Mas em seu circuito, PMOS ur estará com a lógica de "0" no seu estado inicial, o que torna a saída = entrada, por isso você tem um alto (5V) no estágio inicial.
2.u precisa de um controle de partida suave, e secundários geralmente alta e interruptor do lado de baixa não irá se comportar "mecanismo inverso simples" como em seu circuito.shoot-through actual
E controle de tempo morto deve ser um projeto cuidadoso.

 
Btrend escreveu:

1.
em Matlab switch ur está com a lógica "1", e fora com a lógica de "0".

Mas em seu circuito, PMOS ur estará com a lógica de "0" no seu estado inicial, o que torna a saída = entrada, por isso você tem um alto (5V) no estágio inicial.

2.
u precisa de um controle de partida suave, e secundários geralmente alta e interruptor do lado de baixa não irá se comportar "mecanismo inverso simples" como em seu circuito.
shoot-through actual

E controle de tempo morto deve ser um projeto cuidadoso.
 
Concordo com Btrend e dar um conselho ur mais.Para evitar conversor de pulsos diminuindo a eficiência de controle para p-MOS e N-interruptores mos não devem ser sobrepostas.Normalmente, são fornecidos através de sua rs trinco, R e S são complementares.

 

Welcome to EDABoard.com

Sponsor

Back
Top