banda considerações em Memória DDR interface design

S

seeya

Guest
Sistema desenhistas tipicamente medida memória desempenho em uma combinação de duas situações: uma análise estatística de largura de banda, em média, em uma grande amostra de ciclos esperado, e uma análise determinista de um conjunto menor de ciclos específicos para "deve preencher" tarefas.Algumas aplicações serão inteiramente em um ou o outro destes reinos, mas a maioria será uma combinação dos dois.

Os requisitos de performance são delimitadas por vários constrangimentos e escolhas: memória tamanho exigido para o sistema de I / O ônibus largura, contagem total pino dedicado subsistema de memória, potência de orçamento, necessidade de paridade ou erros, custos.As memórias síncronas amplamente em uso hoje fazer cálculo banda ambos estatisticamente deterministically e principalmente uma tarefa simples, se um está familiarizado com a ler e escrever turnaround vezes para ambas as SRAM e DRAM, e os efeitos da ativação do banco DRAM.

Por favor, ref: h ** p: / / www.eedesign.com/story/OEG20030609S0067

 
Hum!você já desenhou um controlador de memória a sua auto?Você tem alguma experiência com dispositivos DRAM, ou você já tryed para obter uma determinada banda de componentes de memória?Você conhece as dificuldades de memória controlador design em VLSI?Se algum corpo dizer-vos para a concepção de 25 Gbits / s unidade de armazenamento de dados disponíveis utilizando memórias DRAM, o que vai dizer a ele?o trabalho é completamente impossível?ou existem algumas soluções complicado?

 

Welcome to EDABoard.com

Sponsor

Back
Top