C
carporsche
Guest
guyz Olá,
O seguinte é o meu problema de design.
Necessidade de criar um OPAMP CMOS TSMC 0.35um no processo.Alimentação é 3.3V
Algumas das considerações de projeto são as seguintes:
1.O opamp serão set-up na configuração não-inversora.
2.loop aberto ganho elevado> 80dB
3.unidade de largura de banda alta exigência ganho> 300MHz
4.precisa ter um circuito fechado suficiente ganho
5.nível de tensão de saída deve ser em 0V.
Começaram a assumir um projeto de pólo do amplificador 2.Pensando em um projeto com 2 estágios com tampa de Miller e anulamento resistor.Isso proporciona alto ganho, mas não a largura de banda suficiente.Que técnicas podem ser usadas nesta config?
Todas as entradas é muito apreciada!
obrigado!
O seguinte é o meu problema de design.
Necessidade de criar um OPAMP CMOS TSMC 0.35um no processo.Alimentação é 3.3V
Algumas das considerações de projeto são as seguintes:
1.O opamp serão set-up na configuração não-inversora.
2.loop aberto ganho elevado> 80dB
3.unidade de largura de banda alta exigência ganho> 300MHz
4.precisa ter um circuito fechado suficiente ganho
5.nível de tensão de saída deve ser em 0V.
Começaram a assumir um projeto de pólo do amplificador 2.Pensando em um projeto com 2 estágios com tampa de Miller e anulamento resistor.Isso proporciona alto ganho, mas não a largura de banda suficiente.Que técnicas podem ser usadas nesta config?
Todas as entradas é muito apreciada!
obrigado!