Análise de Estabilidade>

K

kundahari

Guest
Olá amigos ... eu não tenho muito conhecimento em análise de estabilidade, não tenho margem de fase em torno de 35 graus.Eu gostaria de aumentar para 60 graus, eu gostaria de introduzir pólo.Como eu posso fazer?
Alguém pode fornecer algum documention para isso?
muito obrigado

 
Oi,
Para modificar a margem de fase você tem que introduzir algumas alterações ao seu filtro, modificando o valor de suas capacitâncias e resistências.Se você quer introduzir um aumento de pólo a ordem de seus filtros.

Você pode ver em detalhe essas técnicas em qualquer livro de PLL ou filtro de design como livros Gadner's.

 
kundahari escreveu:

Olá amigos ... eu não tenho muito conhecimento em análise de estabilidade, não tenho margem de fase em torno de 35 graus.
Eu gostaria de aumentar para 60 graus, eu gostaria de introduzir pólo.
Como eu posso fazer?

 
Saída:
http://ece-classweb.ucsd.edu:16080/spring08/ece163/Lecture-1.pdf
http://ece-classweb.ucsd.edu:16080/spring08/ece163/Lecture-2.pdf

 
Se a Ota é projetada, você deve acrescentar um zero à esquerda plano para aumentar a estabilidade. (e não um pólo)

 
Oi

Você pode ver as técnicas de análise de estabilidade em Razavi ou meyer Gray.O ponto importante é colocar o capacitor em um lugar onde você pode usar o efeito Miller, tanto quanto possível.

 
Oi,

Acho que até adicionar / mover um pólo dominante com uma frequência muito menor vai aumentar a margem de fase.

Se você não está limitado pela exigência de largura de banda apenas identificar a localização do pólo dominante e movê-lo para freqüência muito menor.Este aumento de sua margem de fase no custo da largura de banda.

 
Sim, este é o muito conhecido "lag compensação" que os custos de largura de banda - em frente à compensação de chumbo como referi na minha resposta, datada de 29 de julho.

 

Welcome to EDABoard.com

Sponsor

Back
Top