ajuda sobre 50ns filtro de I2C

S

sadfish

Guest
Existe alguém sabe como projetar a 50ns filtro para I2C?
Ele é usado para filtrar os picos de sinal de entrada.
RC é um filtro?Alguém pode me dar uma schemactic?

<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Chorando ou muito triste" border="0" />
 
sadfish escreveu:

Existe alguém sabe como projetar a 50ns filtro para I2C?

Ele é usado para filtrar os picos de sinal de entrada.

RC é um filtro?
Alguém pode me dar uma schemactic?
<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Chorando ou muito triste" border="0" />
 
Também tenho uma pergunta ...
algumas aplicações usa diodos Schottky ligada a tensão de alimentação e terra.Será isto suficiente para suprimir picos ou um filtro adicional RC necessária?E uma vez que tem diodos intrínsecos capacitância quando inverteu viés, a gente só pode utilizá-los?

 
rfdipper escreveu:

Também tenho uma pergunta ...

algumas aplicações usa diodos Schottky ligada a tensão de alimentação e terra.
Será isto suficiente para suprimir picos ou um filtro adicional RC necessária?
E uma vez que tem diodos intrínsecos capacitância quando inverteu viés, a gente só pode utilizá-los?
 
oi!agradecer o seu pessoal!
Mas alguém pode me dar esquemática de referir?
o que há
de banda do filtro?

 
o que a 50ns significa?
não precisam de combinar com o VHYS dos seguintes Schmitt gatilho?
Em seguida, os sinais bruxa largura de pulso é menor do que 50ns não pode passar o Schmitt gatilho.
Se assim for, por que razão não posso usar um sinal bruxa é o Xor do sinal de entrada e 50ns atraso sinal de entrada para controlar o sinal de entrada.ela também pode fazer o singal bruxa largura de pulso é menor do que 50ns não pode passar.

 
Posso dizer-vos o que eu usei no meu circuito.
Basicamente eu usei um Schmitt gatilho, Depois que dois capacitores (um para outro para VDD
e GND).Isto será equivalente a RC baixa pass, (RI me referindo ao do MOS).Depois que você pode ligar outro Schmitt gatilho.

Então, basicamente as suas

sinal -> Schmitt-gatilho> PAC para VDD
e GND-> 2. Schmitt gatilho.

Portanto, para a concepção, escolha o tamanho do condensador
e então Primeiro Schmitt acionar mos
da W / L, de modo a suprimir a 50ns Pulse.

Este 50ns pulso supressão significa que se eu dou 50ns Pulse (cuja lógica é altura 50ns), então não deve ser reflectida à saída lateral para o núcleo. (Nem glitch).

Mas existe uma certa ambiguidade, I2C As especificações não especifica se se trata de pulso único ou múltiplo fluxo de pulsos.Beacause no caso, mais tarde, depois de algum tempo, o circuito vai começar a responder ao fluxo de impulsos como os pontos internos não têm tempo para quitação ao estado estacionário valor.

 
Por que você não construiu um filtro ligado demora para suprimir 50ns de sinal?É isso que você quer?Explique mais, por favor.

Você pode ligar usando um SPST Single-Pole Signle-Throw.

 
djalli,

que você está dizendo para mim.Eu só portado a concepção de 0.18u para 0.13u tecnologia CMOS.Achei que o método que eu costumava ser muito mais simples
e eficaz.

 
Se você construiu um interruptor demora filtro para suprimir 50ns de sinal, você precisa de um outro sinal do relógio.Concordo com rajesh13, a sua resolução é mais simples
e eficaz.

 

Welcome to EDABoard.com

Sponsor

Back
Top