J
joanna_seczkowska
Guest
Eu corro o mesmo projeto uma vez spartan 3 e, em seguida, proasic (Actel) Em Xilinx projeto evironment recebi 94,5 MHz estimado (por usuing LUT de). Em Actel ambiente de design (usando RAM) eu tenho freqüência estimada 16MHz Alguém sabe o que deve ser considerada (na otimização do projeto) quando se deslocam da Xilinx para Proasic?