Recent Topics
eletronica (August 11, 2014, 03:20:32 PM)

Ajuda sinalização PBX Avaya communication manager 6.3 (June 26, 2014, 10:31:03 PM)

Qual tag RFID é compatível com U2270B IC leitor (November 15, 2013, 08:01:03 PM)

estacionamento rotativo automatizado (September 21, 2013, 03:11:52 PM)

VHDL Rom ou Registrador (September 03, 2013, 02:28:32 PM)

PIC com o compilador C18 (July 27, 2013, 12:15:31 PM)

Inserir varias figuras que estao em diferentes path's (July 04, 2013, 12:09:40 PM)

Top Posters
1. minhthudientu (74)
2. Lê Thanh Phương (61)
3. lehoangtv (47)
4. minhtan009 (46)
5. huynh25 (22)

design amplificador controlado por tensão

Author Topic: design amplificador controlado por tensão  (Read 467 times)

tibs

  • Guest
design amplificador controlado por tensão
« on: February 11, 2006, 11:30:20 AM »
Oi tudo,

Eu tenho que projetar um LOW POWER * * tensão controlada amplificador.A primeira idéia é usar um JFET de resistor controlado de tensão e usou-a em um inversor Opamp.
Eu encontrei o Opamp LMC6041 da nacional.

O problema é que o JFET Vds = f (Id) characterisc não é simétrica.
Por ex: para Vgs =-3v e Vds = 200mV, Id = 200ľA => Rds = 1KOhm
e para Vgs =-3V e Vds =-200mV, Id =-150ľA => Rds = 1.33KOHM ....

ChocadoÉ muito chato porque tenho de trabalhar com um simétrico, 1V pico oscilador Peak ( 500 mV,-500mV).

Quando eu olho para a tensão de saída do amplificador, eu vejo a fonte de tensão amplificada de entrada (o oscilador), mas há um deslocamento ....

Alguém tem uma solução?O problema é como construir um amplificador de controle de tensão de trabalho com quadrados fonte de tensão zero centrada entrada.

Atenciosamente,
Christophe.


fórum eletrônica

design amplificador controlado por tensão
« on: February 11, 2006, 11:30:20 AM »

flatulento

  • Guest
design amplificador controlado por tensão
« Reply #1 on: February 11, 2006, 11:30:20 AM »
Que tal usar um amplificador de ganho fixo com o atenuador JFET antes ou depois dela?


tibs

  • Guest
design amplificador controlado por tensão
« Reply #2 on: February 11, 2006, 11:30:20 AM »
Oi,

Quanto a mim, o problema permanece o mesmo.Com um amplificador de ganho fixo, você terá Vout = K * Vin.Com:
Vin zero um sinal quadrado centrado.
K: ganho do amplificador de ganho fixo.

Vout será zero centrada e RDS não será o mesmo para a alternância positiva ea alternância negativa.


flatulento

  • Guest
design amplificador controlado por tensão
« Reply #3 on: February 11, 2006, 11:30:20 AM »
Siliconix JFETs foi especialmente concebido para ser utilizado como resistências variáveis.Eles também têm notas de aplicação sobre a forma de torná-los mais linear com as configurações do circuito.


tibs

  • Guest
design amplificador controlado por tensão
« Reply #4 on: February 11, 2006, 11:30:20 AM »
Obrigado Flatulent para o seu conselho, mas o Jfet usado como resistor controlado de tensão são usados com Vds> 0 e Id> 0 (cf o arquivo JPEG).Eu acho que tem que encontrar uma outra solução.

Muito triste

Longfuse

  • Guest
design amplificador controlado por tensão
« Reply #5 on: February 11, 2006, 11:30:20 AM »
ICs são permitidos em seu projeto?Se assim for, e quanto a um amplificador de transcondutância como LM13700 ou CA3080?Eles dão muito bom controle linear.


fórum eletrônica

« on: »